cin.ufpe.br





Universidade Federal de Pernambuco



# CPU: Estrutura e Funcionalidade





#### Roteiro da Aula



- Projeto de uma CPU simples
- Unidade de Processamento Via de Dados
  - Compartilhamento de unidades funcionais e memória
  - Registradores adicionais
  - Multiplexes
- Implementação Multi-ciclo
  - Unidade de controle
    - Leitura da Instrução
    - Operações Aritméticas
    - Leitura + Operação entre registradores
    - Acesso à Memória
    - Desvio Condicional
  - Máquina de Estado
- Exceções
  - Instrução indefinida
  - overflow

Ciclo de Instrução





cin.ufpe.br

## Instruções

F1

**F**2



- Tipos de instruções
  - Processamento:
    - aritméticas e lógicas
  - Armazenamento
  - -E/S
  - Controle:
    - teste e desvio







# Projeto: uma CPU simples...

| Instrução       | Descrição                    |  |  |
|-----------------|------------------------------|--|--|
| LW rt, desl(rs) | Carrega palavra de mem em rs |  |  |
| SW rt, desl(rs) | Armaz. Reg. na memória       |  |  |
| ADD rd, rs, rt  | rd < -rs + rt                |  |  |
| SUB rd, rs, rt  | rd < -rs - rt                |  |  |
| AND rd, rs, rt  | rd <- rs and rt              |  |  |
| BEQ rs, rt, end | Desvio se $rs = rt$          |  |  |
| J end           | PC = end                     |  |  |

Aritm

| Opcode | rs | rt | rd | shamt | funct |
|--------|----|----|----|-------|-------|
|--------|----|----|----|-------|-------|

lw/sw e beq

| Opcode | rs | rt | deslocamento |
|--------|----|----|--------------|
|--------|----|----|--------------|

Jump

Opcode Endereço

#### Mono-ciclo







# Implementação Mono-ciclo



#### Unidade de Processamento – Via de Dados



#### Sinais de Controle





# Implementando em ciclos

Centro de Informática

- Busca de Instrução
  - IR= Memória(PC)
  - -PC = PC + 4

### Implem

#### □Busca de Instrução

•IR= Memória(PC), PC = PC + 4



## Implementando em ciclos

Centro de Informática

- Busca de Instrução
  - IR= Memória(PC)
  - -PC = PC + 4
- Decodificação e leitura registradores
  - -A = Reg(IR(25-21))
  - -B = Reg(IR(20-16))
  - ALUout = PC + (ext-sinal(IR(15-0)<<2))

#### **Implem**

Decodificação e leitura registradores

•A= Reg( IR(25-21)), B= Reg( IR(20-16))



- Load/Store
  - ALUout = A + ext-sinal(IR(15-0))
  - Load: MDR = Memória(ALUout)
  - $-\operatorname{Reg}(\operatorname{IR}(20\text{-}16)) = \operatorname{MDR}$
  - Store: Memória(ALUout) = B

Load/Store -ALUout = A + ext-sinal(IR(15-0))





- Load/Store
  - ALUout = A + ext-sinal(IR(15-0))
  - Load: MDR = Memória(ALUout)
  - $-\operatorname{Reg}(\operatorname{IR}(20-16)) = \operatorname{MDR}$
  - Store: Memória(ALUout) = B

### Implementaç

#### Load/Store

–Load: MDR = Memória(ALUout)

-Store: Memória(ALUout) = B



#### Load/Store

- ALUout = A + ext-sinal(IR(15-0))
- Load: MDR = Memória(ALUout)
- $-\operatorname{Reg}(\operatorname{IR}(20\text{-}16)) = \operatorname{MDR}$
- Store: Memória(ALUout) = B

Load

-Reg(IR(20-16)) = MDR



- Aritmética
  - ALUout = A op B
  - -Reg(IR(15-11)) = ALUout

□Aritmética

-ALUout = A op B





- Aritmética
  - ALUout = A op B
  - -Reg(IR(15-11)) = ALUout

### Implementaç

#### Aritmética

-Reg(IR(15-11)) = ALUout



- Branch
  - if (A ==B) PC = ALUout
- Jump end

□Branch
□if (A ==B) PC = ALUout
□Jump end





- Branch
  - *if* (*A* ==*B*) *PC* = *ALUout*
  - Jump end





# Unid. Controle - Diagrafiados



#### Unidade de Controle







# Unidade de de Controle





#### Aritméticas





#### Desvio



BEQ

Jump





#### Unidade de Controle - ESM

de Informática



Unidade de Controle: Busca de Instrução







Unidade de Controle: Execução do LW





Unidade de Controle: Execução do SW

DE PERNAMBUCO



Unidade de Controle: Execução de ADD

DE PERNAMBUCO



Unidade de Controle: Execução do BEQ

DE PERNAMBUCO



de de Controle: Execução do Jump







### CPU: Exceções

### Exceções



- Sequência de execução é alterada devido a eventos não esperados:
  - internos:
    - opcode inexistente
    - overflow
    - divisão por zero
  - externos:
    - dispositivo de entrada/saída

#### Exceções



- Execução do programa é interrompida e uma rotina de tratamento é executada
  - Valor do PC deve ser guardado
  - O endereço da rotina de tratamento deve ser carregado em PC

### Exceções



- Onde guardar o endereço do PC
  - Registrador
    - MIPS: EPC
  - Pilha
- Onde o endereço da sua subrotina deve ser guardado
  - Valor fixo
    - precisa-se saber a causa da exceção
  - Vetor de endereços na memória

# Exceções - MIPS Centro de Informática

- Tipos de Exceções:
  - Instrução Indefinida
    - endereço: C0 00 00 00
  - Overflow aritmético
    - endereço: C0 00 00 20
- Registrador EPC
  - guarda endereço da instrução afetada
- Registrador de Causa
  - identifica o tipo de evento que causou a exceção

### Exceções no MIPS

de Informática





## Exceções no MIPS Centro de Informática









## Mono, multi-ciclo



### Projeto



- Projetar CPU que implementa repertório de uma CPU similar ao MIPS
- Dados módulos em Verilog para cada componente da Unidade de processamento (ALU, Banco de Registradores, PC, Memória, etc...)
- Projetar unidade de processamento pela interligação dos módulos
- Projetar unidade de controle

